029-86333679

首页 >> 考试信息 >>招考信息 >>陕西招考信息 >> 事业单位 | 2021西安市西安银行总行科技专业人才招聘
详细内容

事业单位 | 2021西安市西安银行总行科技专业人才招聘

招考人数:若干

报名时间:截止2021年5月14日

报名方式:网上报名

应聘条件:详见公告

 

招聘科研工作人员岗位及要求


1、AI算法设计科研工作人员

任职要求:

1)硕士以上学历,有电子工程、微电子、通信、计算机等相关专业背景;

2)有扎实的计算机视觉、图像处理等方面的基础知识;

3)深入掌握人工智能和机器学习原理与方法;

4)具备将深度神经网络运用于大规模数据驱动型应用的经验;

5)熟练掌握最前沿的机器学习工具TensorFlow,Caffe等;

6)精通Python,C++,CUDA等;

7)具有良好的英文技术文档阅读能力;

8)具有良好的团队合作精神,良好的沟通能力,乐于分享,沉稳务实。

工作职责:

1)参与团队AI芯片的算法适配;

2)负责计算机视觉任务为主的深度学习训练、网络压缩等工作;

3)负责算法的设计开发及维护等工作;

4)参与AI芯片、编译器的交互,系统软件方案定制。

2、数字前端设计科研工作人员

任职要求:

1)硕士以上学历,有电子工程、微电子、通信、计算机等相关专业背景;

2)有扎实的数字电路、模拟电路、超大规模集成电路基础知识;

3)有计算机体系结构的基础知识,了解主流处理器的基础知识;

4)对VLSI技术有深入理解,能够分析数字电路建立保持时间,对数字电路时序优化有了解;

5)熟悉verilog,systemverilog,chisel等硬件设计语言;熟悉Linux,shell,perl,tcl等脚本语言的至少一种;

6)熟悉CadenceIES,SynopsysVCS,Simulator等至少一种仿真工具;

7)有芯片低功耗设计经验,有动态调频调压等经验;

8)具有良好的英文技术文档阅读能力;

9)具有良好的团队合作精神,良好的沟通能力,乐于分享,沉稳务实。

工作职责:

1)参与芯片架构设计与spec定义;

2)负责芯片整体设计spec,子模块spec编写,与其他同事拉通与分享;

3)负责芯片RTL编写,子模块自验证等工作;

4)参与芯片后仿真验证,测试方案定制,并支持芯片回片后的测试工作。

3、FPGA系统科研工作人员

任职要求:

1)硕士以上学历,有电子工程、微电子、通信、计算机等相关专业背景;

2)有扎实的数字电路、超大规模集成电路基础知识;

3)熟练掌握verilog,systemverilog;熟悉python,c,c++等语言的至少一种;

4)熟练掌握Modelsim、QuestaSim、IES、VCS中至少一种仿真工具;

5)掌握FPGA项目研发的全流程技术,包括方案设计、逻辑开发和调试、板卡研发、整机设备测试试验等;

6)熟悉常用高速接口协议,具有高速串行接口serdes、DDR3/DDR4存储接口、万兆网接口、40G/100G光纤以太网接口、PCIe接口等高速接口研发与调试经验者,优先考虑;

7)熟练掌握vivado工具,具有XilinxFPGA和Zynq系列开发经验者,使用过XilinxMicroBlazeIP、PCIeXDMAIP、RapidioIP者,优先考虑;

8)具有良好的英文技术文档阅读能力;

9)具有良好的团队合作精神,良好的沟通能力,乐于分享,沉稳务实。

工作职责:

1)参与FPGA系统应用项目的方案规划、总体方案设计、逻辑开发调试、系统联调等方面的工作;

2)负责FPGA项目RTL编写,子模块自验证,系统级验证等工作;

3)参与芯片项目的FPGA端测试验证,并支持芯片回片后的测试工作。

4、深度学习加速器(工具链/编译器)软件科研工作人员

任职要求:

1)硕士以上学历,有电子工程、通信、计算机、软件等相关专业背景;

2)3年以上工作经验;

3)有计算机体系结构的基础知识,了解主流处理器的基础知识;

4)精通C/C++语言,熟练使用Linux开发环境,对至少一种处理器构架的开发使用有深入理解;

5)具有以下几方面工作经验优先:Linux驱动开发、CUDA计算加速、ARM/x86/DSP汇编指令集调优;

6)了解深度学习基本原理,了解编译器的基本原理;

7)具有良好的英文技术文档阅读能力;

8)具有良好的团队合作精神,良好的沟通能力,乐于分享,沉稳务实。

工作职责:

1)参与深度学习加速器编译器等工具链软件开发;

2)参与深度学习加速器核心函数编写、调试与性能优化;

3)参与深度学习加速器芯片Linux驱动程序编写与调试;

4)参与软件功能测试与开发文档编写。

5、芯片验证科研工作人员

任职要求:

1)硕士以上学历,有电子工程、微电子、通信、计算机等相关专业背景;

2)有扎实的的数字电路、超大规模集成电路、片上网络等相关知识;

3)具备设计验证相关经验(断言,覆盖率分析,门级仿真,时延反标等);

4)熟悉linux开发环境,熟练使用脚本语言(shell、perl、tcl等)和makefile;

5)熟悉Modelsim、VCS等至少一种仿真工具;

6)熟悉Verilog,SystemVerilog语言和UVM验证方法学;

7)熟悉C/C++;

8)有ARM/DDR/USB/PCIE,LowPowerVerification低功耗设计验证经验优先;

9)具有良好的英文技术文档阅读能力;

10)良好的团队合作精神,良好的沟通能力,乐于分享,沉稳务实。

工作职责:

1)理解设计需求,根据设计规范制定验证计划和验证目标;

2)独立完成验证平台搭建;

3)创建测试用例,进行仿真和调试;

4)RTL级和门级仿真;

5)基于代码覆盖率和功能覆盖率分析的回归测试;

6)问题的分析、解决和关闭。


薪资待遇及聘用方式

1)薪酬构成为基本工资(含五险一金)+项目绩效奖励(视项目完成情况确定),特别优秀者薪酬待遇面议;

2)按照科教院相关聘用规定执行。


应聘方式

1)有意向者,请将个人简历和相关支撑材料(PDF版)打包发送至邮箱

emma-ksh@xjtu.edu.cn;

2)邮件标题请注明“应聘科研工作人员-岗位-姓名”;

3)通过简历筛选者将邮件和电话通知下一步面试安排,未通过者不再另行通知;

4)录用者与西安交通大学科技与教育发展研究院签署合同,相关政策见网站

http://kjjy.xjtu.edu.cn/;

5)此招聘公告有效期截止2021年12月31日,视简历投递情况定期安排面试。


原文网址:http://hr.xjtu.edu.cn/info/1048/7382.htm




1.jpg


技术支持: 杰商网 | 管理登录
seo seo